Эксπир
Регистрация / Вход

Разработка архитектуры и основных компонентов унифицированной параметризованной платформы для высокопроизводительных «систем-на-кристалле»

Стадии проекта
Предложение принято
Конкурс завершен
Проект закончен
Проект
02.527.12.9001
Организация
АО "ЗИТЦ"
Руководитель работ
Зайченко Сергей Евгеньевич
Продолжительность работ
2007 - 2009, 25 мес.
Бюджетные средства
90 млн
Внебюджетные средства
150 млн

Целью работы является создание унифицированной параметризованной платформы для высокопроизводительных «систем-на-кристалле» для развития российской сети дизайн-центров, обеспечивающих разработку микроэлектронной продукции мирового уровня.

Соисполнители

Организация
ЗАО "ИДМ-ПЛЮС"
Организация
ООО 'ИДМ'
Организация
МИЭТ

Предложения

«Разработка архитектуры и основных компонентов унифицированной параметризованной платформы для высокопроизводительных «систем-на-кристалле».
Тема
«Разработка архитектуры и основных компонентов унифицированной параметризованной платформы для высокопроизводительных «систем-на-кристалле».
Входящий номер
4798
Организация
АО "Росэлектроника"
Руководитель организации-инициатора
Козлов Игорь Ильич

Этапы проекта

1
13.09.2007 - 07.12.2007
Разработана и согласована с Заказчиком номенклатура разрабатываемой технической документации. Разработан эскизный проекта ПК, в том числе: разработаны предварительные проектные решения по ПК и его частям; определен состав комплексов задач и отдельных задач; определены функции и параметры основных программных средств. Проведены патентные исследования в соответствии ГОСТ Р 15.011-96. Реализованы мероприятия по достижению технико-экономических показателей. Разработан бизнес-план.
Развернуть
2
01.01.2008 - 30.06.2008
Целью проекта является создание унифицированной параметризованной платформы для разработки высокопроизводительных «систем-на-кристалле» и разработка на основе архитектуры параметризованной платформы и ее компонентов программного комплекса для автоматизированного проектирования высокопроизводительных многопроцессорных СНК, эффективно использующих возможности современных глубоко субмикронных технологий в рамках программных мероприятий ФЦНТП «Исследования и разработки по приоритетным направлениям развития научно-технологического комплекса России на 2007-2012 годы».
В рамках второго этапа были выполнены следующие работы:
• Осуществлено технорабочее проектирование модуля RISC процессора, модуля системной шины и АЦП.
• Проведены мероприятия по обеспечению организационно-технического и научно-методического обеспечение создания и развития сети дизайн-центров.
• Реализованы мероприятия по достижению технико-экономических показателей.
Развернуть
3
01.07.2008 - 07.12.2008
• Осуществлено технорабочее проектирование модуля реконфигурируемого матричного процессора и блока ПСЧ ФАПЧ.
• Проведена разработка и отладка программно-аппаратного стенда (ПАС).
• Проведена разработка документации на ПАС.
• Проведены мероприятия по организационному, техническому и методическому сопровождению функционирования дизайн-центров, в том числе с использованием лицензионного программного обеспечения Cadence.
• Реализованы мероприятия по достижению технико-экономических показателей.
Развернуть
4
01.01.2009 - 30.06.2009
Осуществлено технорабочее проектирование модуля векторно-скалярного процессора, модуля конфигурирования СНК и ЦАП. Разработаны Программы и методики предварительных испытаний ПК; проведены ПИ и корректировка технической документации. Разработано ТЗ на проектирование тестовой СНК с использованием ПК. Осуществлено организационное, техническое и методическое сопровождение создания и функционирования дизайн-центров, в том числе с использованием лицензионного программного обеспечения иностранного партнера Cadence. Осуществлена поддержка лицензий Cadence. Осуществлены технические консультации сотрудников дизайн центров на базе ЗАО «ВИТЦ» (г. Воронеж) и на базе НПО «Измерительные системы» (г. Ковров). Разработана учебно-методическая база: учебно-методическое обеспечение в области проектирования изделий микроэлектроники для разработки архитектуры и основных компонентов унифицированной параметризованной платформы; научно-методическое обеспечение в области проектирования изделий микроэлектроники для разработки архитектуры и основных компонентов унифицированной параметризованной платформы.
Развернуть
5
01.07.2009 - 31.10.2009
Проведена опытная эксплуатация ПК в процессе проектирования тестовой СНК. Откорректирована техническая документация по результатам опытной эксплуатации. Разработаны Программа и методики (ПМ) приемочных испытаний (ПрИ). Проведены приемочные испытания ПК. Откорректирована техническая документация по результатам ПрИ. Проведены патентные исследования в соответствии ГОСТ Р 15.011-96. Реализованы мероприятия по достижению технико-экономических показателей (п. 5.1 ТЗ).
Развернуть

Программа

Программа "Исследования и разработки по приоритетным направлениям развития научно-технологического комплекса России на 2007-2013 годы"

Программное мероприятие

2.7 Проведение опытно-конструкторских и опытно-технологических работ по тематике, предлагаемой бизнес-сообществом
Продолжительность работ
2010 - 2012, 28 мес.
Бюджетные средства
9,8 млн
Организация
ТУСУР
профинансировано
Тема
Разработка архитектуры и основных компонентов унифицированной параметризованной платформы для высокопроизводительных «систем-на-кристалле».
Продолжительность работ
2007 - 2009, 25 мес.
Бюджетные средства
90 млн
Количество заявок
1
Тема
Разработка архитектур и технологий микросерверов для создания перспективных высокоплотных высокопроизводительных вычислительных систем
Продолжительность работ
2014 - 2016, 25 мес.
Бюджетные средства
70,88 млн
Количество заявок
2
Тема
Разработка технологии проектирования микросхем «система на кристалле» на основе отечественной САПР СБИС
Продолжительность работ
2015 - 2017, 27 мес.
Бюджетные средства
155 млн
Количество заявок
2
Тема
Разработка и создание унифицированного ряда энергоэкономичных светотехнических приборов для уличного освещения на основе источников света нового поколения
Продолжительность работ
2008 - 2010, 29 мес.
Бюджетные средства
120 млн
Количество заявок
9
Тема
Разработка технологии создания высокопроизводительных модульно-наращиваемых многопроцессорных вычислительных систем с программируемой архитектурой на основе реконфигурируемой элементной базы.
Продолжительность работ
2005 - 2006, 23 мес.
Бюджетные средства
10,5 млн
Количество заявок
4